문서의 임의 삭제는 제재 대상으로, 문서를 삭제하려면 삭제 토론을 진행해야 합니다. 문서 보기문서 삭제토론 인텔/CPU (문서 편집) [include(틀:상위 문서, top1=인텔)] [목차] == 개요 == * 본 문서 토론에서 발의된 "소켓 별 구분"을 실현화하고자 본 문서를 재편집 한다. [[인텔]]의 [[CPU]] 목록이다. [각주] == 호환 계열(ISA)별 분류 == [각주] === x86 호환기종 === * 일반 제품군 * [[인텔 8086|인텔 8086/8088]][* [[IBM]]이 컴퓨터 시장에 참여하면서 채용한 [[인텔]]의 [[CPU]]이다. 이후 [[인텔]]은 IBM을 위해 [[8088]]이란 개량된 [[8086]]을 선보인다(실상은 [[다운그레이드]]). [[8086]]은 내, 외부 모두 [[16비트]]로 작동했지만, 이후 [[8088]]은 그 전에 쓰던 [[8비트]] 주변기기에 맞추기 위해 내부는 [[16비트]]지만 외부는 [[8비트]]로 작동했다.] * [[인텔 8086#s-3.2|인텔 80186/80188]] * [[인텔 80286|인텔 80286 시리즈]] * [[인텔 80386 시리즈]] * [[인텔 80486 시리즈]] * [[인텔 펜티엄 시리즈|펜티엄 시리즈]] (펜티엄, 펜티엄 MMX 등) * [[인텔 펜티엄II 시리즈|펜티엄II 시리즈]] * [[인텔 펜티엄III 시리즈|펜티엄III 시리즈]] * [[인텔 펜티엄4 시리즈|펜티엄4 시리즈]] * [[인텔 펜티엄M 시리즈|펜티엄M 시리즈]] * [[인텔 펜티엄D 시리즈|펜티엄D 시리즈]] * [[인텔 펜티엄XE 시리즈|펜티엄XE 시리즈]] * [[인텔 코어 시리즈|코어 시리즈]] * [[인텔 코어2 시리즈|코어2 시리즈]] * [[인텔 코어 i 시리즈|코어 i 시리즈]] * 보급형 제품군 * [[인텔 셀러론 시리즈|셀러론 시리즈]] (셀러론, 셀러론 D) * [[인텔 펜티엄 시리즈|펜티엄 (듀얼코어) 시리즈]] (2007년 라인업 재정비) * 모바일 제품군 * 인텔 코어 i 모바일 시리즈 * [[인텔 코어 M 시리즈]] * [[인텔 아톰 시리즈|아톰 시리즈]] * [[서버]]/[[워크스테이션]] 제품군 * [[인텔 펜티엄 프로|펜티엄 프로]] * [[인텔 제온 시리즈|제온 시리즈]] * [[인텔 코어 X 시리즈|코어 X 시리즈]] * [[임베디드]] 제품군 * [[인텔 쿼크]] [각주] === 비 [[x86]] 계열 === * [[서버]]/[[워크스테이션]]용 * iAPX (i432, i850, i860, i960[* ATF사업 YF-22의 CIP로 쓰이기도 했다. [[세가]] [[모델2]] 기판의 [[CPU]]로 사용되었다.]) * [[아이테니엄 시리즈]] * 아이테니엄, 아이테니엄-2, 아이테니엄-9000 * [[모바일]]/[[임베디드]] 시장용 * [[인텔]] xScale 시리즈 ([[ARM(CPU)|ARM]] 호환) [각주] == 소켓별 분류 == === LGA1700 소켓 === * [[인텔 코어 i 시리즈/14세대]] * [[인텔 코어 i 시리즈/13세대]] * [[인텔 코어 i 시리즈/12세대]] [각주] === LGA1200 소켓 === * [[인텔 코어 i 시리즈/11세대]] * [[인텔 코어 i 시리즈/10세대]] [각주] === LGA1151-V2 소켓 === * [[인텔 코어 i 시리즈/9세대]] * [[인텔 코어 i 시리즈/8세대]] [각주] === LGA1151 소켓(소켓 H4) === * [[인텔 코어 i 시리즈/7세대]] * [[인텔 코어 i 시리즈/6세대]] * [[인텔 제온 시리즈]] * 인텔 제온 E3-1275V5 * 인텔 제온 E3-1220V5 * 인텔 제온 E3-1240V5 * 인텔 제온 E3-1270V5 * 인텔 제온 E3-1245V5 * 인텔 제온 E3-1225V5 * 인텔 제온 E3-1280V5 * [[인텔 펜티엄 시리즈]] * 인텔 펜티엄 G4400 * 인텔 펜티엄 G4500 * 인텔 펜티엄 G4520 * 인텔 펜티엄 G4560 * 인텔 펜티엄 G4600 * 인텔 펜티엄 G4620 * [[인텔 셀러론 시리즈]] * 인텔 셀러론 G3900 * 인텔 셀러론 G3920 * 인텔 셀러론 G3930 * 인텔 셀러론 G3960 [각주] === LGA2011-v3 소켓(소켓 R) === * 인텔 하이엔드 데스크탑 시리즈 * 인텔 하이엔드 데스크탑 5820K * 인텔 하이엔드 데스크탑 5960X * 인텔 하이엔드 데스크탑 5930K * 인텔 하이엔드 데스크탑 6800K * 인텔 하이엔드 데스크탑 6900K * 인텔 하이엔드 데스크탑 6950X * 인텔 하이엔드 데스크탑 6850K * [[인텔 제온 시리즈]] * 인텔 제온 E5-2602V3 * 인텔 제온 E5-2603V3 * 인텔 제온 E5-2609V3 * 인텔 제온 E5-2620V3 * 인텔 제온 E5-2630V3 * 인텔 제온 E5-2640V3 * 인텔 제온 E5-2650V3 * 인텔 제온 E5-2660V3 * 인텔 제온 E5-2670V3 * 인텔 제온 E5-2680V3 * 인텔 제온 E5-2683V3 * 인텔 제온 E5-2690V3 * 인텔 제온 E5-2696V3 * 인텔 제온 E5-2697V3 * 인텔 제온 E5-2698V3 * 인텔 제온 E5-2699V3 * 인텔 제온 E5-2687WV3 * --위에 나온 모든 것들의 v4 버전-- [각주] === LGA1150 소켓(소켓 H3) === * [[인텔 코어 i 시리즈/4세대]], [[인텔 코어 i 시리즈/5세대]] * [[인텔 제온 시리즈]] * 인텔 제온 E3-1231V3 * 인텔 제온 E3-1230V3 * 인텔 제온 E3-1271V3 * 인텔 제온 E3-1246V3 * 인텔 제온 E3-1241V3 * 인텔 제온 E3-1276V3 * 인텔 제온 E3-1226V3 * 인텔 제온 E3-1245V3 * 인텔 제온 E3-1270V3 * 인텔 제온 E3-1240V3 * 인텔 제온 E3-1220V3 * 인텔 제온 E3-1225V3 * 인텔 제온 E3-1275V3 * [[인텔 펜티엄 시리즈]] * 인텔 펜티엄 G3220 * 인텔 펜티엄 G3260 * 인텔 펜티엄 G3258 * 인텔 펜티엄 G3460 * [[인텔 셀러론 시리즈]] * 인텔 셀러론 G1820 * 인텔 셀러론 G1830 * 인텔 셀러론 G1840 * 인텔 셀러론 G1850 [각주] === LGA1155 소켓(소켓 H2) === * 인텔 코어 i 시리즈(2/3세대)[*참고 3세대인 아이비브릿지는 6* 칩셋에서는 바이오스 업데이트가 필요하고, 7* 칩셋에서 완벽하게 사용 가능하다.] * 인텔 코어 i 시리즈 2/3세대를 기반으로 한 펜티엄(G620, G2030 등)/셀러론 [각주] === LGA1156 소켓(소켓 H1) === * 인텔 코어 i 시리즈(1세대) 및 이를 기반으로 한 펜티엄/셀러론 [각주] === LGA2011 소켓(소켓 R) === * 인텔 제온 시리즈/i7 익스트림 시리즈(2/3세대) [각주] === LGA1366 소켓(소켓 B) === * 인텔 제온 시리즈/인텔 i7 하이엔드 라인업(1세대) [각주] === LGA1356 소켓 === * 샌디브릿지 계열 일부 CPU [각주] === LGA1567 소켓 === * 네할렘 기반 '벡톤' 계열 제온 시리즈[[https://ko.wikipedia.org/wiki/%EC%A0%9C%EC%98%A8#6500.2F7500_.EA.B3.84.EC.97.B4_.22.EB.B2.A1.ED.86.A4.22|그외 정보]] [각주] === LGA775 소켓(소켓 T) === * 프레스캇 후기형/시더밀 [[펜티엄 4]] * [[펜티엄 D]] * [[인텔 코어2 시리즈]] [각주] === LGA771 소켓(소켓 J) === * 인텔 코어 2 익스트림 QX9775 * 클로버타운/하퍼타운 계열 제온 CPU [각주] === 478 소켓(소켓 N) === * 월라멧 후기형/노스우드/프레스캇 초기형 [[펜티엄 4]] [각주] === 479 소켓 === * [[인텔 펜티엄M 시리즈|펜티엄 M]] [각주] === 423 소켓 === * 월라멧 초기형 [[인텔 펜티엄4 시리즈|펜티엄 4]] [각주] === 370 소켓 === * [[인텔 펜티엄III 시리즈|펜티엄 3]] * 멘도시노/코퍼마인/투알라틴 [[인텔 셀러론 시리즈|셀러론]] [각주] === 소켓 8 === * [[인텔 펜티엄 프로|펜티엄 프로]] [각주] === 소켓 7 === * [[인텔 펜티엄 시리즈|펜티엄]], 펜티엄 MMX [각주] === 소켓 6 === * [[인텔 80486]] [각주] === 소켓 5 === * [[인텔 펜티엄 시리즈|펜티엄]] [각주] === 소켓 4 === * [[인텔 펜티엄 시리즈|펜티엄]] [각주] === 소켓 3 === * 80486 [각주] === 소켓 2 === * 80486 [각주] === 소켓 1 === * 80486 [각주] == CPUID Family, Model(, Stepping)별 분류 == ||<-3> CPUID ||<|2> 코드명 ||<|2> 스테핑 ||<|2> CPU 구성 ||<|2> LLC[* Pentium II와 같이 캐시가 별도의 실리콘에 존재하는 경우 비고 란에 기재한다.] ||<|2> iGPU ||<|2> 제조 공정 ||<|2> 최초 출시 ||<|2> 비고 || || Family || Model || Stepping || || 4|| 4|| 0||i486SL || A ||[[인텔 80486|486]] (1) || - || - ||Intel 0.8 μm ||1992년 11월 || || || 4|| 7|| 0||i486DX2 WB || A ||[[인텔 80486|486]] (1) || - || - ||Intel 0.8 μm ||1994년 10월 || || || 4|| 8|| 0||i486DX4 || A ||[[인텔 80486|486]] (1) || - || - ||Intel 0.8 μm ||1994년 3월 || || || 4|| 9|| 0||i486DX4 WB || A ||[[인텔 80486|486]] (1) || - || - ||Intel 0.8 μm ||1994년 10월 || || || 5|| 1|| 3||P5 || B1 ||[[인텔 P5 마이크로아키텍처|P5]] (1) || - || - ||Intel 0.8 μm ||1993년 3월 ||FDIV 버그 || || 5|| 1|| 5||P5 || C1 ||[[인텔 P5 마이크로아키텍처|P5]] (1) || - || - ||Intel 0.8 μm ||1993년? ||FDIV 버그 || || 5|| 1|| 7||P5 || D1 ||[[인텔 P5 마이크로아키텍처|P5]] (1) || - || - ||Intel 0.8 μm ||1994년? || || || 5|| 2|| 1||P54C || B1 ||[[인텔 P5 마이크로아키텍처|P5]] (1) || - || - ||Intel 0.6 μm ||1994년 10월 ||FDIV 버그 || || 5|| 2|| 2||P54C || B3 ||[[인텔 P5 마이크로아키텍처|P5]] (1) || - || - ||Intel 0.6 μm ||1994년? ||FDIV 버그 || || 5|| 2|| 4||P54C || B5 ||[[인텔 P5 마이크로아키텍처|P5]] (1) || - || - ||Intel 0.6 μm ||1994년? || || || 5|| 2|| 5||P54C || C2 ||[[인텔 P5 마이크로아키텍처|P5]] (1) || - || - ||Intel 0.6 μm ||1994년? || || || 5|| 2|| 5||P54CQS || C2 ||[[인텔 P5 마이크로아키텍처|P5]] (1) || - || - ||Intel 0.35 μm ||1995년 3월 || || || 5|| 2|| 6||P54C || E0 ||[[인텔 P5 마이크로아키텍처|P5]] (1) || - || - ||Intel 0.6 μm ||1994년? || || || 5|| 2|| B||P54CS || cB1 ||[[인텔 P5 마이크로아키텍처|P5]] (1) || - || - ||Intel 0.35 μm ||1995년 6월 || || || 5|| 2|| C||P54CS || cC0 ||[[인텔 P5 마이크로아키텍처|P5]] (1) || - || - ||Intel 0.35 μm ||1996년 1월? || || || 5|| 4|| 4||P55C || xA3 ||[[인텔 P5 마이크로아키텍처|P5]] (1) || - || - ||Intel 0.28 μm ||1997년 || || || 5|| 4|| 3||P55C || xB1 ||[[인텔 P5 마이크로아키텍처|P5]] (1) || - || - ||Intel 0.28 μm ||1997년 || || || 5|| 8|| 1||Tillamook || myA0 ||[[인텔 P5 마이크로아키텍처|P5]] (1) || - || - ||Intel 0.25 μm ||1997년 || || || 5|| 8|| 2||Tillamook || myB2 ||[[인텔 P5 마이크로아키텍처|P5]] (1) || - || - ||Intel 0.25 μm ||1998년 || || || 6|| 1|| 1||P6 || B0 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || - || - ||Intel 0.5 μm ||1995년 11월 || || || 6|| 1|| 2||P6 || C0 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || - || - ||Intel 0.5 μm ||1996년? || || || 6|| 1|| 6||P6 || sA0 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || - || - ||Intel 0.35 μm ||1996년? || || || 6|| 1|| 7||P6 || sA1 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || - || - ||Intel 0.35 μm ||1996년? || || || 6|| 1|| 9||P6 || sB1 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || - || - ||Intel 0.35 μm ||1996년? || || || 6|| 3|| 3||Klamath || C0 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || - || - ||Intel 0.28 μm ||1997년? || || || 6|| 3|| 4||Klamath || C1 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || - || - ||Intel 0.28 μm ||1997년? || || || 6|| 5|| 0||Deschutes || dA0 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || - || - ||Intel 0.25 μm ||1998년 1월 || || || 6|| 5|| 1||Deschutes || dA1 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || - || - ||Intel 0.25 μm ||1998년? || || || 6|| 5|| 2||Deschutes || dB0 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || - || - ||Intel 0.25 μm ||1998년? || || || 6|| 5|| 3||Deschutes || dB1 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || - || - ||Intel 0.25 μm ||1998년? || || || 6|| 6|| 0||Mendocino || A0 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || 128 KB|| - ||Intel 0.25 μm ||1998년? || || || 6|| 6|| 5||Mendocino || B0 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || 128 KB|| - ||Intel 0.25 μm ||1998년? || || || 6|| 7|| 2||Katmai || kB0 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || - || - ||Intel 0.25 μm ||1999년 2월 || || || 6|| 7|| 3||Katmai || kC0 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || - || - ||Intel 0.25 μm ||1999년? || || || 6|| 8|| 1||Coppermine || cA2 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || 256 KB|| - ||Intel 0.18 μm ||1999년? || || || 6|| 8|| 3||Coppermine || cB0 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || 256 KB|| - ||Intel 0.18 μm ||1999년? || || || 6|| 8|| 6||Coppermine || cC0 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || 256 KB|| - ||Intel 0.18 μm ||1999년? || || || 6|| 8|| A||Coppermine || cD0 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || 256 KB|| - ||Intel 0.18 μm ||2000년? || || || 6|| 9|| 5||Banias || B1 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || 256 KB|| - ||Intel 0.13 μm ||2003년? || || || 6|| A|| 0||Cascades || A0 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || 2 MB|| - ||Intel 0.18 μm ||2000년? || || || 6|| A|| 1||Cascades || A1 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || 2 MB|| - ||Intel 0.18 μm ||2000년? || || || 6|| A|| 4||Cascades || B0 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || 2 MB|| - ||Intel 0.18 μm ||2000년? || || || 6|| B|| 1||Tualatin || tA1 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || 512 KB|| - ||Intel 0.13 μm ||2001년? || || || 6|| B|| 4||Tualatin || tB1 ||[[인텔 P6 마이크로아키텍처|P6]] (1) || 512 KB|| - ||Intel 0.13 μm ||2001년? || || || 6|| 60|| 3||Haswell-S || C0 ||[[인텔 하스웰 마이크로아키텍처|Haswell]] (4) || 8 MB||Gen 7.5, GT2 (20 EUs) ||Intel 14 ||2013년 || || || 6|| 78|| 3||Skylake-U || D1 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (2) || 4 MB||Gen 9, GT2 (24 EUs) ||Intel 14 ||2015년 9월 || || || 6|| 78|| 3||Skylake-U || K1 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (2) || 4 MB||Gen 9, GT3e (48 EUs) ||Intel 14 ||2015년 3분기? ||eDRAM || || 6|| 85|| 4||Skylake-SP || U0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (10) || 13.75 MB|| - ||Intel 14+ ||2017년 6월 || || || 6|| 85|| 4||Skylake-SP || M0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (18) || 24.75 MB|| - ||Intel 14+ ||2017년 7월 || || || 6|| 85|| 4||Skylake-SP || H0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (28) || 38.5 MB|| - ||Intel 14+ ||2017년 7월 || || || 6|| 85|| 7||Cascade Lake-SP || R1 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (10) || 13.75 MB|| - ||Intel 14++ ||2019년 4월 || || || 6|| 85|| 7||Cascade Lake-SP || L1 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (18) || 24.75 MB|| - ||Intel 14++ ||2019년 4월 || || || 6|| 85|| 7||Cascade Lake-SP || B1 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (28) || 38.5 MB|| - ||Intel 14++ ||2019년 4월 || || || 6|| 85|| 11||Cooper Lake-SP || A1 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (28) || 38.5 MB|| - ||Intel 14+++ ||2020년 6월 || || || 6|| 94|| 3||Skylake-S || R0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (4) || 8 MB||Gen 9, GT2 (24 EUs) ||Intel 14 ||2015년 8월 || || || 6|| 94|| 3||Skylake-S || S0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (2) || 4 MB||Gen 9, GT2 (24 EUs) ||Intel 14 ||2015년 9월 || || || 6|| 94|| 3||Skylake-S || N0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (4) || 8 MB||Gen 9, GT4e (72 EUs) ||Intel 14 ||2016년 1분기? ||eDRAM || || 6|| 102|| 3||Cannon Lake-U || D6 ||[[인텔 스카이레이크 마이크로아키텍처|Palm Cove]] (2) || 4 MB||--Gen 10, GT2 (40 EUs)--[* 수율 문제인지 실제 출시된 모델에서는 내장그래픽이 비활성화되었다.] ||Intel 10 ||2018년 5월 || || || 6|| 106|| 6||Ice Lake-SP || M1 ||[[인텔 코브 마이크로아키텍처#서니 코브|Sunny Cove]] (28) || 42 MB|| - ||Intel 10+ ||2021년 4월 || || || 6|| 106|| 6||Ice Lake-SP || D2 ||[[인텔 코브 마이크로아키텍처#서니 코브|Sunny Cove]] (40) || 60 MB|| - ||Intel 10+ ||2021년 4월 || || || 6|| 108|| 1||Ice Lake-D || Z1 ||[[인텔 코브 마이크로아키텍처#서니 코브|Sunny Cove]] (10?) || 15 MB?|| - ||Intel 10+ ||2022년 2월 || || || 6|| 108|| 1||Ice Lake-D || U1 ||[[인텔 코브 마이크로아키텍처#서니 코브|Sunny Cove]] (20?) || 30 MB?|| - ||Intel 10+ ||2022년 2월 || || || 6|| 143|| 8||Sapphire Rapids-SP || E5 ||[[인텔 코브 마이크로아키텍처#골든 코브|Golden Cove]] (60) || 112.5 MB|| - ||Intel 7 ||2023년 1월 || || || 6|| 143|| 8||Sapphire Rapids-SP || S3 ||[[인텔 코브 마이크로아키텍처#골든 코브|Golden Cove]] (34) || 63.75 MB|| - ||Intel 7 ||2023년 1월 || || || 6|| 143|| 8||Sapphire Rapids-SP || B3 ||[[인텔 코브 마이크로아키텍처#골든 코브|Golden Cove]] (60) || 112.5 MB|| - ||Intel 7 ||2023년 1월 ||HBM || || 6|| 158|| 9||Kaby Lake-S || B0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (4) || 8 MB||Gen 9.5, GT2 (24 EUs) ||Intel 14+ ||2017년 1월 || || || 6|| 158|| 10||Coffee Lake-S || U0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (6) || 12 MB||Gen 9.5, GT2 (24 EUs) ||Intel 14++ ||2017년 10월 || || || 6|| 158|| 11||Coffee Lake-S || B0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (4) || 8 MB||Gen 9.5, GT2 (24 EUs) ||Intel 14++ ||2017년 10월 || || || 6|| 158|| 12||Coffee Lake-S || P0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (8) || 16 MB||Gen 9.5, GT2 (24 EUs) ||Intel 14++ ||2018년 10월 ||[* 실리콘 측면에서는 멜트다운, L1TF 등의 취약점이 패치되었고 스펙터 V4에 대해 부분적인 대응이 이루어졌다. 패키징 측면에서는 솔더링(STIM)이 부활하였다.] || || 6|| 158|| 13||Coffee Lake-S || R0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (8) || 16 MB||Gen 9.5, GT2 (24 EUs) ||Intel 14++ ||2019년 5월 ||[* 실리콘 측면에서는 폴아웃, 좀비로드, RIDL 등의 취약점이 패치되었고 스펙터 V2에 대해 부분적인 대응이 이루어졌다. 그러나 이 과정에서 IBRS라는 새로운 취약점이 등장한 것으로 보인다.] || || 6|| 165|| 2||Comet Lake-H || R1 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (8) || 16 MB||Gen 9.5, GT2 (24 EUs) ||Intel 14+++ ||2020년 4월 || || || 6|| 165|| 3||Comet Lake-S || G1 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (6) || 12 MB||Gen 9.5, GT2 (24 EUs) ||Intel 14+++ ||2020년 4월 || || || 6|| 165|| 5||Comet Lake-S || Q0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (10) || 20 MB||Gen 9.5, GT2 (24 EUs) ||Intel 14+++ ||2020년 4월 ||[* 실리콘 측면에서는 크로스톡 등의 취약점이 패치되었고 TSX 지원이 삭제되면서 TAA 취약점의 영향을 받지 않게 되었다.] || || 6|| 166|| 0||Comet Lake-U || A0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (6) || 12 MB||Gen 9.5, GT2 (24 EUs) ||Intel 14+++ ||2019년 8월 ||V1 || || 6|| 166|| 1||Comet Lake-U || K1 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (6) || 12 MB||Gen 9.5, GT2 (24 EUs) ||Intel 14+++ ||2020년 3월 ||V2 || || 6|| 167|| 1||Rocket Lake-S || B0 ||[[인텔 코브 마이크로아키텍처#서니 코브|Cypress Cove]] (8) || 16 MB||Xe LP, GT1 (32 EUs) ||Intel 14+++ ||2021년 3월 || || || 6|| 173|| ?||Granite Rapids-SP || ? ||[[인텔 코브 마이크로아키텍처#레드우드 코브|Redwood Cove]] (?) || ? MB|| - ||Intel 3 ||2024년 예정 || || || 6|| 207|| ?||Emerald Rapids-SP || ? ||[[인텔 코브 마이크로아키텍처#골든 코브|Golden Cove]] (66) || 330 MB|| - ||Intel 7 ||2023년 12월 || || || 15|| 2|| 2||Gallatin || A0 ||[[인텔 넷버스트 마이크로아키텍처|NetBurst]] (1) || 2 MB|| - ||Intel 0.13 μm ||2002년? || || || 15|| 2|| 4||Northwood || B0 ||[[인텔 넷버스트 마이크로아키텍처|NetBurst]] (1) || 512 KB|| - ||Intel 0.13 μm ||2002년 1월 || || || 15|| 2|| 5||Gallatin || B1 ||[[인텔 넷버스트 마이크로아키텍처|NetBurst]] (1) || 2 MB|| - ||Intel 0.13 μm ||2002년? || || || 15|| 2|| 7||Northwood || C1 ||[[인텔 넷버스트 마이크로아키텍처|NetBurst]] (1) || 512 KB|| - ||Intel 0.13 μm ||2002년 8월 || || || 15|| 2|| 9||Northwood || D1 ||[[인텔 넷버스트 마이크로아키텍처|NetBurst]] (1) || 512 KB|| - ||Intel 0.13 μm ||2002년? || || || 15|| 3|| 3||Prescott || C0 ||[[인텔 넷버스트 마이크로아키텍처|NetBurst]] (1) || 1 MB|| - ||Intel 90 nm ||2004년 2월 || || || 15|| 3|| 4||Prescott || D0 ||[[인텔 넷버스트 마이크로아키텍처|NetBurst]] (1) || 1 MB|| - ||Intel 90 nm ||2004년 2월 || || || 15|| 4|| 1||Prescott || E0 ||[[인텔 넷버스트 마이크로아키텍처|NetBurst]] (1) || 1 MB|| - ||Intel 90 nm ||2004년 9월 || || || 15|| 4|| 3||Prescott 2M || N0 ||[[인텔 넷버스트 마이크로아키텍처|NetBurst]] (1) || 2 MB|| - ||Intel 90 nm ||2005년 2월 || || || 15|| 4|| 9||Prescott || G1 ||[[인텔 넷버스트 마이크로아키텍처|NetBurst]] (1) || 1 MB|| - ||Intel 90 nm ||2005년 10월 || || || 15|| 4|| 10||Prescott 2M || R0 ||[[인텔 넷버스트 마이크로아키텍처|NetBurst]] (1) || 2 MB|| - ||Intel 90 nm ||2005년 11월 || || || 15|| 6|| 2||Cedar Mill || B1 ||[[인텔 넷버스트 마이크로아키텍처|NetBurst]] (1) || 2 MB|| - ||Intel 65 nm ||2006년 1월 || || || 15|| 6|| 4||Cedar Mill || C1 ||[[인텔 넷버스트 마이크로아키텍처|NetBurst]] (1) || 2 MB|| - ||Intel 65 nm ||2006년 4월 || || || 15|| 6|| 5||Cedar Mill || D0 ||[[인텔 넷버스트 마이크로아키텍처|NetBurst]] (1) || 2 MB|| - ||Intel 65 nm ||2006년 12월 || || [각주] === ES 스테핑 === ||<-3> CPUID ||<|2> 코드명 ||<|2> 스테핑 ||<|2> CPU 구성 ||<|2> LLC ||<|2> iGPU ||<|2> 제조 공정 ||<|2> 최초 출시 ||<|2> 비고 || || Family || Model || Stepping || || 6|| 85|| 0||Skylake-SP || A1 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (28) || 38.5 MB|| - ||Intel 14+? ||? ||ES || || 6|| 85|| 1||Skylake-SP || A2 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (28) || 38.5 MB|| - ||Intel 14+? ||? ||ES || || 6|| 85|| 2||Skylake-SP || B0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (28) || 38.5 MB|| - ||Intel 14+? ||? ||ES || || 6|| 85|| 3||Skylake-SP || B1 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (28) || 38.5 MB|| - ||Intel 14+? ||? ||OEM || || 6|| 85|| 5||Cascade Lake-SP || A0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (28) || 38.5 MB|| - ||Intel 14++? ||? ||ES || || 6|| 85|| 6||Cascade Lake-SP || B0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (28) || 38.5 MB|| - ||Intel 14++? ||? ||ES, OEM? || || 6|| 85|| 10||Cooper Lake-SP || A0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (28) || 38.5 MB|| - ||Intel 14++? ||? ||ES, OEM? || || 6|| 94|| 0||Skylake-S || A0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (4) || 8 MB||GT2 (24 EUs) ||Intel 14 ||? ||ES || || 6|| 94|| 1||Skylake-S || Q0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (4) || 8 MB||GT2 (24 EUs) ||Intel 14 ||? ||ES[* 한때 가성비로 알려졌던 [[가성비 좋은 CPU/인텔#i7-6400T|i7-6400T]] CPU가 6세대 i7 CPU의 엔지니어링 샘플(ES)이다.] || || 6|| 94|| 2||Skylake-S || M0? ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (4) || 8 MB||GT2 (24 EUs) ||Intel 14 ||? ||ES || || 6|| 106|| 4||Ice Lake-SP || L0 ||[[인텔 코브 마이크로아키텍처#서니 코브|Sunny Cove]] (28) || 42 MB|| - ||Intel 10+ ||? ||ES || || 6|| 106|| 5||Ice Lake-SP || C0 ||[[인텔 코브 마이크로아키텍처#서니 코브|Sunny Cove]] (40) || 60 MB|| - ||Intel 10+ ||? ||ES || || 6|| 106|| 6||Ice Lake-SP || M0 ||[[인텔 코브 마이크로아키텍처#서니 코브|Sunny Cove]] (28) || 42 MB|| - ||Intel 10+ ||? ||ES || || 6|| 106|| 6||Ice Lake-SP || D0/D1 ||[[인텔 코브 마이크로아키텍처#서니 코브|Sunny Cove]] (40) || 60 MB|| - ||Intel 10+ ||? ||ES || || 6|| 165|| 0||Comet Lake-S || G0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (6) || 12 MB||GT2 (24 EUs) ||Intel 14+++ ||? ||ES || || 6|| 165|| 1||Comet Lake-S || P0 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (10) || 20 MB||GT2 (24 EUs) ||Intel 14+++ ||? ||ES || || 6|| 165|| 4||Comet Lake-S || P1 ||[[인텔 스카이레이크 마이크로아키텍처|Skylake]] (10) || 20 MB||GT2 (24 EUs) ||Intel 14+++ ||? ||ES || [각주] === CPUID 미지원 386 및 486 모델 및 스테핑 === [각주] == 관련 문서 == * [[AMD/CPU]] * [[인텔/칩셋]] * [[인텔/GPU]] [[분류:인텔/중앙처리장치]]저장 버튼을 클릭하면 당신이 기여한 내용을 CC-BY-NC-SA 2.0 KR으로 배포하고,기여한 문서에 대한 하이퍼링크나 URL을 이용하여 저작자 표시를 하는 것으로 충분하다는 데 동의하는 것입니다.이 동의는 철회할 수 없습니다.캡챠저장미리보기